October 19 2017 17:26:04
Навигация
Авторизация
Логин

Пароль



Вы не зарегистрированы?
Нажмите здесь для регистрации .

Забыли пароль?
Запросите новый здесь.
Синхронный триггер
ЭЛЕМЕНТНАЯ БАЗА ЦИФРОВЫХ УСТРОЙСТВ

Смену устойчивых состояний триггера осуществляют подачей внешних сигналов на информационные входы. Например, если при нулевом состоянии выхода (Q = 0)  установить входное состояние  S =1; R = 0, т. е. подать высокий уровень напряжения на вход S (us = U1) и низкий уровень напряжения на вход R (uR = U0), то на выходе в соответствии с характеристикой установится высокий уровень напряжения uQ = U1, соответствующий состоянию Q = 1. Следовательно, осуществлено переключение триггера. Логика работы триггера описывается с помощью функции переходов Q(n) = = F {R,S, Q(n-1) },  где Q(n-1) - состояние в предшествующем такте (табл.5.3).


Таблица 5.3. Функция переходов RS – триггера

R S Q(n – 1) Q(n)
0 0 0 0
0 1 0 1
1 0 0 0
1 1 0 неопределенное
0 0 1 1
0 1 1 1
1 0 1 0
1 1 1 неопределенное

Неопределенность состояния триггера означает, что при действии заданной совокупности входных сигналов, выходной сигнал произвольно взятого триггера заранее не предсказуем. Такие ситуации, как правило, исключают схемным путем.

Срабатывание приведенного триггера происходит непосредственно после воздействия сигналов на информационных входах (рис.5.10).


Рис. 5.10. Временные диаграммы переключения триггера

Триггер с наличием только информационных (логических) входов, сигналы которых управляют его функционированием, называют асинхронным. Для одновременного переключения ряда устройств используют синхронные триггеры, переключение которых происходит только в момент воздействия дополнительного командного (тактирующего) импульса. Синхронный триггер получают из асинхронного подключением к его входу схемы логического управления.

Параметры запоминающего элемента (триггера) делят на статические и динамические. Из статической проходной характеристики триггера, которая имеет вид релейной зависимости, определяют логические уровни напряжения U0вх , U0вых, U1вх, U1вых, которые связаны с логическими уровнями элементов образующих триггер.

Быстродействие запоминающего элемента характеризуют временем его переключения с момента подачи соответствующего входного сигнала до установления сигнала на выходе. Для приведенной структуры (рис.5.9,б) переключение триггера происходит за интервал времени последовательного изменения состояния двух входящих в него ЛЭ, т.е. tпер=2 tзр ср.

Наряду с временем переключения быстродействие характеризуют также максимальной частотой переключения триггера fmax=1/ tпер.

Рассмотренный триггер с раздельными входами является базовым элементом для построения различных триггерных систем, последовательностных, а также запоминающих устройств.

Комментарии
Нет комментариев.
Добавить комментарий
Пожалуйста, залогиньтесь для добавления комментария.
Рейтинги
Рейтинг доступен только для пользователей.

Пожалуйста, авторизуйтесьили зарегистрируйтесь для голосования.

Нет данных для оценки.

Время загрузки: 0.02 секунд 2,256,160 уникальных посетителей