December 12 2017 08:04:52
Навигация
Авторизация
Логин

Пароль



Вы не зарегистрированы?
Нажмите здесь для регистрации .

Забыли пароль?
Запросите новый здесь.
Регистры
ЭЛЕКТРОНИКА- курс лекций

Включение элементов ИЛИ в цепи обратной связи позволило организовать входы J (Jump – переброс) и K (Keep – удержание), а также устранить неопределенность в состояниях базового RS триггера. При поступлении на вход комбинации J =1, K = 1 на его выходе устанавливается состояние противоположное предшествующему (табл.6.11).

Таблица 6.11. Состояния универсального JK- триггера

Jn Kn Qn+1
0 0 Qn
0 1 0
1 0 1
1 1 img323n

В соответствии с таблицей состояний функционирование JK – триггер описывает логическая формула img324. Для расширения возможностей построения схем на ИМС JK–триггеров (рис.6.24,б) в нем предусмотрены установочные входы и дополнительные элементы на входе (схемы И, ИЛИ).

В пересчетных устройствах применяют триггеры со счетным входом (Т - триггер), которые изменяют свое состояние на противоположное при поступлении на вход Т единичного сигнала (табл.6.12).

Таблица 6.12. Состояния счетного триггера

Tn Qn Qn+1
0 0 0
1 0 1
0 1 1
1 1 0

В соответствии с таблицей состояний имеем логическую формулу img325, сопоставление которой с формулой JK–триггера показывает, что счетный триггер просто реализовать на основе универсального триггера (рис.6.25,а), на информационные входы которого поданы единичные сигналы.

Рис. 6.25. Реализация счетного триггера аа) и его временные диаграммы бб

Изменение состояния Т-триггера происходит при переходе входного сигнала с нулевого на единичный уровень (рис.6.25,б), т.е. по его фронту.

Промышленностью выпускаются  триггеры JK, RS и Т в виде завершенных ИМС, содержащих два или четыре прибора с дополнительными входами и комбинационными схемами И, ИЛИ в одном корпусе. Многие ИМС комбинационных устройств (мультиплексоров, преобразователей кодов, сумматоров) на кристалле имеют триггеры для возможности хранения промежуточных результатов.

Регистры

Регистром называют устройство, выполненное на основе объединения триггеров, для хранения цифровых кодов, сдвига чисел, преобразования параллельного представления кода в последовательный и других операций с двоичными числами. Структура регистра представляет собой упорядоченную последовательность триггерных ячеек, и комбинационную схему (КС), обеспечивающую ввод, вывод и выполнение логических преобразований. Обычно в  регистрах используют универсальные JK-триггеры или D-триггеры задержки.

По способу ввода чисел регистры делят на последовательные, параллельные и комбинированные, а по функциональному назначению выделяют регистр памяти (накопительные) и сдвига.

Регистры памяти предназначены для хранения двоичной информации небольшого объема: байта (8 бит) или двухбайтового слова (16 бит).

Структурно они представляют собой набор n синхронных D-триггеров, каждый из которых предназначен для хранения одного разряда двоичного числа, и комбинационные схемы совпадения для разделения операций записи и чтения (рис.6.26).

img326

Рис. 6.26. Структура регистра памяти

Ввод кода двоичного числа X = (xn,..., x2, x1) осуществляется при подаче единичного сигнала на вход синхронизации c1 одновременно во все разряды. Вывод хранимого кода на шину Y производят через выходные схемы совпадения при подаче единичного сигнала на вход разрешения чтения с2.

Комментарии
Нет комментариев.
Добавить комментарий
Пожалуйста, залогиньтесь для добавления комментария.
Рейтинги
Рейтинг доступен только для пользователей.

Пожалуйста, авторизуйтесьили зарегистрируйтесь для голосования.

Нет данных для оценки.

Время загрузки: 0.05 секунд 2,295,740 уникальных посетителей