October 19 2017 19:16:01
Навигация
Авторизация
Логин

Пароль



Вы не зарегистрированы?
Нажмите здесь для регистрации .

Забыли пароль?
Запросите новый здесь.
мультиплексор
КОМБИНАЦИОННЫЕ УЗЛЫ ЦИФРОВЫХ УСТРОЙСТВ

Схема простейшего мультиплексора (рис.6.14),  реализующая логическую функцию img29, коммутирует на выход F в зависимости от состояния адресного входа А один из двух сигналов (x1или x0), подаваемых на информационные входы DI.

Рис.6.14. Структура мультиплексора 2:


 В мультиплексоре управляющие двоичные коды, поступающие на адресные входы, задают номер информационного входа, подключаемого к выходу. Таблица истинности мультиплексора 4:1 описывает процедуру коммутации данных с четырех входов на единственный выход (табл. 6.6).



Таблица 6.6. Состояния мультиплексора 4:1

      А1                   А0                     y
      0       0       x0           (D0)
      0       1       x1          (D1)
      1       0       x2          (D2)
      1       1       x3       (D3)

     Приведенная таблица позволяет записать логическое выражение img30, которому соответствует схема на ЛЭ  (рис.6.15,а).

        Рис.6.15. Структура мультиплексора 4:1 аа) и его обозначение бб

Конструктивно завершенные мультиплексоры (рис.6.15,б) имеют от 4 до 16  информационных входов, также дополнительные управляющие входы (выбор кристалла CS, разрешение переключения E).

Увеличение разрядности мультиплексоров при большом числе входных линий выполняют с помощью каскадно-пирамидального соединения мультиплексоров с меньшим числом входов. Например, двухкаскадный мультиплексор 16:1 можно построить с использованием пяти мультиплексоров 4:1  (рис.6.16). Первый каскад из четырех мультиплексоров коммутирует 16 входов на 4 выхода, из которых во втором каскаде выбирается единственный. Очевидно, что при этом усложняется схема управления.  


Рис.6.16. Структура мультиплексора 16:1, построенного на мультиплексорах 4:1

Д е м у л ь т и п л е к с о р  выполняет функцию обратную мультиплексированию и предназначен для распределения  сигналов с одного информационного входа  по нескольким выходам в желаемой последовательности, которую задают с помощью адреса (табл.6.7).

                                                             Таблица 6.7. Состояния демультиплексора

А1 A0 y3 y2 y1 y0
0 0 0 0 0 x
0 1 0 0 x 0
1 0 0 x 0 0
1 1 x 0 0 0

Логическим формулам img31, img32, img33, img34, описывающим демультиплексор 1:4, соответствует реализация на элементах И (рис.6.17).


Рис.6.17. Схема демультиплексора.

С использованием каскадного соединения мультиплексоров и демультиплексоров можно реализовать различные схемы коммутаторов, соединяющих источники и приемники информации.

В соответствии с принципом действия коммутаторы (мультиплексоры и демультиплексоры) представляют собой ключи, управляемые внешним сигналом. Их реализация в биполярной и МДП технологии приводит к отличиям в структуре и схемном решении.

Ключи на БТ обладают существенной зависимостью сопротивления в открытом состоянии от тока и достаточно большим током закрытого транзистора. Поэтому коммутаторы в биполярной технологии строят на основе ЛЭ, передающих в одном направлении цифровые сигналы стандартных уровней.

Сопротивление канала МДП транзистора сравнительно невелико и в состоянии отсечки обеспечивается практически разомкнутое состояние с токами утечки не более единиц наноампер. Малая зависимость от значения и направления тока достигают за счет использования симметричных КМОП переключателей (рис.6.18,а).


Рис. 6.18. Двунаправленный управляемый ключ (а) и его структура (б)

Мультиплексоры по КМОП технологии структурно выполняют на основе двунаправленный ключей, управляемых сигналами с выхода дешифратора (рис.6.18,б).  

Комментарии
Нет комментариев.
Добавить комментарий
Пожалуйста, залогиньтесь для добавления комментария.
Рейтинги
Рейтинг доступен только для пользователей.

Пожалуйста, авторизуйтесьили зарегистрируйтесь для голосования.

Нет данных для оценки.

Время загрузки: 0.08 секунд 2,256,292 уникальных посетителей